3回答

0收藏

ADC时钟输入考虑

#拆解/开源硬件 #拆解/开源硬件 2465 人阅读 | 3 人回复 | 2015-07-26

为了充分发挥芯片的性能,应利用一个差分信号驱动ADC的采样时钟输入端(CLK+和CLK?)。 通常,应使用变压器或电容将该信号交流耦合到CLK+引脚和CLK?引脚内。 这两个引脚有内部偏置,无需其它偏置。

    高速、高分辨率ADC对时钟输入信号的质量非常敏感。 为使高速ADC实现出色的信噪比(SNR),必须根据所需的输入频率认真考虑均方根(rms)时钟抖动。 rms时钟抖动可能会限制SNR,哪怕性能最佳的ADC也不例外,输入频率较高时情况会更加严重。 在给定的输入频率(fA)下,仅由孔径抖动(tJ)造成的SNR下降计算公式如下:

    SNR = 20 × log10 (2 × π × fA × tJ)

    公式中,均方根孔径抖动表示所有抖动源(包括时钟输入信号、模拟输入信号和ADC孔径抖动)的均方根。 中频欠采样应用对抖动尤其敏感,如下图所示。 均方根时钟抖动相同时,若ADC的模拟输入频率提高到三倍,SNR会降低10dB。

    图中显示了不同均方根时钟抖动条件下受限于SNR的性能与输入频率的关系。 可注意到,随着输入频率提高,为了实现与较低输入频率下相同的SNR限值,需要降低均方根时钟抖动。 例如,均方根时钟抖动为200fs时,ADC在250MHz时的SNR性能限值为70dB,但1GHz输入信号要实现相同性能,均方根时钟抖动必须为50fs或更低。

   

    理想信噪比与模拟输入频率和抖动的关系

    当孔径抖动可能影响ADC的动态范围时,应将时钟输入信号视为模拟信号。 为避免在时钟信号内混入数字噪声,时钟驱动器电源应与ADC输出驱动器电源分离。 如果时钟信号来自其它类型的时钟源(通过门控、分频或其它方法),则应在最后对原始时钟进行重定时。


分享到:
回复

使用道具 举报

回答|共 3 个

倒序浏览

沙发

#define

发表于 2015-7-26 11:12:16 | 只看该作者

自己给自己顶下
板凳

loveeeboard

发表于 2015-7-27 08:32:13 | 只看该作者

图片无法显示,请从本地上传图片,谢谢!【使用说明】论坛如何上传图片 https://www.cirmall.com/bbs/thread-4288-1-1.html
地板

#define

发表于 2015-7-27 09:01:16 | 只看该作者

loveeeboard 发表于 2015-7-27 08:32
图片无法显示,请从本地上传图片,谢谢!【使用说明】论坛如何上传图片 https://www.cirmall.com/bbs/thread ...

恩   好的                       
您需要登录后才可以回帖 注册/登录

本版积分规则

关闭

站长推荐上一条 /3 下一条