回答

收藏

低功耗低频快速起振电路的设计

其他 其他 768 人阅读 | 0 人回复 | 2022-08-30

摘 要: 为了解决传统皮尔斯结构互补氧化金属半导体(CMOS)晶振电路功耗过大的问题,设计了一种集成在专用无磁计量芯片内的低频起振电路,其振荡频率为 32畅768 kHz.在传统皮尔斯结构晶振电路的基础上,设计了改进型推拉式晶振电路,有效地降低了功耗,并能实现快速起振.采用 Chartered 的 0畅35 μm 工艺模型进行设计、仿真和流片.测试结果表明,电路工作正常,稳定后平均工作电流仅为 0畅39 μA,起振时间小于 200 ms,满足了系统对频率及功耗的要求.

低功耗低频快速起振电路的设计.pdf

1.24 MB, 下载次数: 0

分享到:
回复

使用道具 举报

您需要登录后才可以回帖 注册/登录

本版积分规则

关闭

站长推荐上一条 /3 下一条