回答

收藏

一种全差分增益提升运放的设计与建立特性优化

其他 其他 1287 人阅读 | 0 人回复 | 2022-11-08

在2. 5 V 电源电压下采用中芯国际(SMIC) 0. 25μm 混合信号CMOS 工艺设计了一个单级全差分运算放大器。所设计的运放采用了增益提升技术,其主运放为一个带有开关电容共模反馈的全差分折叠- 共源共栅运放,两个带有连续时间共模反馈的全差分折叠- 共源共栅运放作为辅运放用来提升主运放的开环增益。此外,本文还提出了一种可用于增益提升运放高速设计的基于仿真的优化方法。仿真结果表明,所设计运放的直流增益可达102 dB ,单位增益频率为822 MHz ;通过高速优化,其达到0. 1 %精度的建立时间为4 ns。

一种全差分增益提升运放的设计与建立特性优化.PDF

859.68 KB, 下载次数: 0

分享到:
回复

使用道具 举报

您需要登录后才可以回帖 注册/登录

本版积分规则

关闭

站长推荐上一条 /3 下一条